350 руб
Журнал «Нейрокомпьютеры: разработка, применение» №10 за 2015 г.
Статья в номере:
Методика автоматизированного синтеза самосинхронных схем в функционально полном толерантном базисе
Авторы:
А.Н. Каменских - аспирант, ассистент, кафедра «Автоматика и телемеханика», электротехнический факультет, Пермский национальный исследовательский политехнический университет. E-mail: antoshkinoinfo@yandex.ru С.Ф. Тюрин - д.т.н, профессор, кафедра «Автоматика и телемеханика», электротехнический факультет, Пермский национальный исследовательский политехнический университет. E-mail: tyurinsergfeo@yandex.ru Ф.А. Пономарев - студент-бакалавр, механико-математический факультет, Пермский национальный исследовательский политехнический университет. E-mail: phil_ponomare@mail.ru О.Д. Барламов  студент-бакалавр, механико-математический факультет, Пермский национальный исследовательский политехнический университет. E-mail: barlamov93@yandex.ru
Аннотация:
Предложены методика и программа для автоматизированного синтеза строго самосинхронных комбинационных схем в функционально полном толерантном базисе. Показано, что методика может синтезировать не только логику схемы, но и логику спейсера, что позволяет использовать полученные схемы в более сложных проектах (в частности, для соблюдения ограничений при синтезе отказоустойчивых самосинхронных схем). Реализуемый алгоритм согласования спейсера подходит для всех асинхронных схем, в том числе и для нейронных сетей.
Страницы: 43-47
Список источников

 

  1. Fant K.M., Brandt S.A. NULL Convention Logic TM: a complete and consistent logic for asynchronous digital circuit synthesis // Application Specific Systems, Architectures and Processors, 1996. ASAP 96. Proceedings of International Conference on. IEEE. 1996. С. 261-273.
  2. Степченков Ю.А., Петрухин В.С., Дьяченко Ю.Г. Опыт разработки самосинхронного ядра микроконтроллера на базовом матричном кристалле // Нано- и микросистемная техника. 2006. № 5. С. 29-36.
  3. Степченков Ю.А. и др. Самосинхронный вычислитель для высоконадежных применений // Сб. трудов Всеросс. научно-технич. конф. «Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС)». Институт проблем проектирования в микроэлектронике РАН. 2010. № 1.
  4. Baz A., et al. Self-timed SRAM for energy harvesting systems //Integrated Circuit and System Design. Power and Timing Modeling, Optimization, and Simulation. Springer Berlin Heidelberg. 2011. С. 105-115.
  5. Рождественский Ю.В. и др. Универсальная подсистема анализа самосинхронных схем // Системы и средства информатики. 2006. № 16. С. 463-475.
  6. Плеханов Л.П. Иерархический метод анализа самосинхронных электронных схем // Системы и средства информатики. 2012. Т. 22. № 1. С. 62-73.
  7. Tyurin S.F.Retention of functional completeness of Boolean functions under «failures» of the arguments // Automation and Remote Control. 1999. V. 60 (9 PART 2). P. 1360-1367.
  8. Тюрин С.Ф., Каменских А.Н. Самосинхронный функционально-полный толерантный элемент // Вестник Ижевского государственного технического университета. 2014. №1. С. 116-120.
  9. А.с. № 201460120 от 08.11.13 г. о государственной регистрации программы для ЭВМ (РФ). Программа автоматизированного синтеза комбинационных автоматов в функционально полном толерантном базисе с формированием VHDL и BDF файлов / С.Ф. Тюрин, О.А. Громов, А.А. Сулейманов, П.С. Шучалов, П.В. Гладышева.
  10. Каменских А.Н. Особенности синтеза самосинхронного микропрограммного устройства управления // Вестник Пермского национального исследовательского политехнического университета. Электротехника, информационные технологии, системы управления. 2013. № 8. С. 41-47.