350 руб
Журнал «Нейрокомпьютеры: разработка, применение» №11 за 2013 г.
Статья в номере:
Отрицание дешифратора
Авторы:
О. А. Громов - ассистент, кафедра «Автоматика и телемеханика», Пермский национальный исследовательский политехнический университет. E-mail: ogromov@inbox.ru А. Ю. Городилов - науч. сотрудник, Пермский национальный исследовательский политехнический университет. E-mail: gora830@yandex.ru А. А. Сулейманов - аспирант, ассистент, кафедра «Автоматика и телемеханика», Пермский национальный исследовательский политехнический университет. E-mail: alex@pstu.ru С. Ф. Тюрин - д.т.н., профессор, кафедра «Автоматика и телемеханика», Пермский национальный исследовательский политехнический университет. E-mail: tyurinsergfeo@rambler.ru
Аннотация:
Предложена системная реализация логических функций в структуре, обратной существующей структуре мультиплексора - генератора функций n переменных ПЛИС типа FPGA (LUT FPGA). Определено, что такая структура (дешифратор DC LUT) предпочтительна по аппаратным затратам при незначительном увеличении задержки. Показано, что выполняется отрицание предложенного дешифратора DC LUT. Сформулировано правило такого отрицания.
Страницы: 59-63
Список источников

 

  1. Тюрин С.Ф., Понуровский И.С. Отрицание мультиплексора // Вестник Пермского университета. Серия «Математика. Механика. Информатика». 2012. № 4. С. 62-67.
  2. Каменских А.Н., Понуровскiй I.С., Тюрiн С.Ф. Синтез и анализ строго самосинхронного функционально-полного толерантного элемента // Радiоелектроннii комп-ютернi системы. 2013. № 1(60). С. 162-167.
  3. Тюрин С.Ф., Каменских А.Н. Аппаратура управления на основе самосинхронных функционально-полных толерантных элементов // Материалы X Всерос. школы-конф. молодых ученых «Управление большими системами». Уфа, 5-7 июня 2013. Т. 3. С. 294-297.
  4. Тюрiн С.Ф., Громов О.А., Греков А.В., Понуровскiй I. Адаптация FPGA до вiдмови логiки // Радiоелектроннii ком­п-ютернi системы. 2013. № 1(60). С. 177-182.
  5. Тюрин С.Ф., Громов О.А., Понуровский И.С. Адаптация к отказам программируемых логических схем FPGA // Вестник международного университета им. С.Ю. Витте. Сер. 1 «Экономика и управление». Материалы XLI междунар. конф. «Информационные технологии в науке, образовании, телекоммуникации и бизнесе. IT+S&E-2013». Майская сессия. Украина, Крым, Ялта-Гурзуф. 25 мая-4 июня2013 г.
  6. Tyurin S., Kharchenko V. Redundant Basises for Critical Systems and Infrastructures: General Approach and Variants of Implementation // Proceedings of the 1st International Workshop on Critical Infrastructures Safety and Security. Kirovograd, Ukraine. 11-13 May, 2011. V. 2. P. 300-307.
  7. Тюрин С.Ф., Греков А.В., Громов О.А. Определение функционально-полных толерантных булевых функций четырех аргументов с учетом модели замыканий переменных // Доклады АВН. Саратов. 2011. № 5(49). С. 35-44.
  8. Тюрин С.Ф., Громов О.А. Базисный элемент программируемых логических интегральных схем // Вестник Ижевского гос. техн. ун-та. 2010. № 3. С. 122-126.
  9. Тюрин С.Ф., Громов О.А., Греков А.В. Функционально-полный толерантный элемент ФПТ+ // Научно-техн. вед. С.-Петербургского гос. политех. ун-та. 2011. № 1(115). С. 24-31.
  10. Тюрин С.Ф., Громов О.А., Греков А.В., Сулейманов А.А. Функционально-полный толерантный элемент. Решение о выдаче патента на изобретение от 13.03.2013 г. по заявке № 2012125400/08 (038968) от 19.06.2012 г.