350 руб
Журнал «Информационно-измерительные и управляющие системы» №2 за 2015 г.
Статья в номере:
Применение СФ-блоков на основе гомогенных матриц цифровой обработки сигналов
Авторы:
Д.А. Деревянко - аспирант, кафедра «Микро- и наноэлектроника», НИЯУ «МИФИ». E-mail: nrndda@gmail.com И.И. Шагурин - д.т.н., профессор, кафедра «Микро- и наноэлектроника», НИЯУ «МИФИ». E-mail: ishagurin@inbox.ru
Аннотация:
Рассмотрено применение однородных вычислительных матриц для фильтрации цифровых сигналов на примере следующих типов фильтров: КИХ-фильтр с порядком фильтрации 17, 35 и 70 точек вместе с БИХ-фильтром 1-ого порядка; согласованный фильтр с порядком от 128 до 1024 точек и коррелятор с такими же порядками.
Страницы: 63-38
Список источников

 

  1. Айфичер Э., Джервис Б. Цифровая обработка сиrналов: практический подход. Изд-е 2-e: Пер. с анrл. М.: Издательский дом «Вильямс», 2004. 992 с.
  2. Богнер Р., Константинидис А. Введение в цифровую фильтрацию: Пер. с анrл. М.: Мир. 1976. 216 с.
  3. Хамухин А.А. Реконфигурирование однородной вычислительной структуры с непрограммируемыми ячейками для решения дифференциальных уравнений в частных производных // Известия Томского политехнического университета. 2010. Т. 316. № 5.
  4. Каляев И.А., Левин И.И., Семерников Е.А., Шмойлов В.И. Реконфигурируемые мультиконвейерные вычислительные структуры. 2008. 393 с.
  5. Янакова Е.С. Исследование и разработка методов цифровой согласованной фильтрации радиолокационных сигналов в гетерогенных системах на кристалле: Дисс. канд. тех. н. 2009. 183 с.
  6. Тришин В.Н., Лукин Н.А. Реализация дискретного преобразования Фурье на вычислительной однородной среде // Доклады VМеждунар. конф. «Параллельные вычисления и задачи управления». Москва. 2010.
  7. Das A., Rodrigues R., Koren I., Kundu S. A study on performance benefits of core morphing in an asymmetric multicore processor // Computer Design (ICCD). 2010 IEEE International Conference on. 3-6 Oct. 2010. Р. 17, 22,
  8. Kopta D., Spjut J., Brunvand E., Davis A. Efficient MIMD architectures for high-performance ray tracing // Computer Design (ICCD). IEEE International Conference on. 3-6 Oct. 2010. Р. 9, 16.
  9. Niiyama K., Ichijo K., Narita A., Yoshioka Y. Execution time measurement of a vector operation on LSC-Based DSP // Intelligent Signal Processing and Communications Systems. ISPACS 2008. International Symposium on. 8-11 Feb. 2009. Р. 1, 4, 8.
  10. Shenoi B.A. Introduction to digital signal processing and filter design. Published by John Wiley & Sons, Inc. Hoboken. New Jersey. 2006.
  11. Attri S., Sohi B.S., Chopra Y.C. Efficient design of application specific DSP cores using FPGAs. ASIC. 2001. Proceedings. 4th International Conference on. 2001. Р. 462, 466.
  12. Kamalizad A., Tabrizi N., Bagherzadeh N., Hatanaka A. A Programmable DSP Architecture for Wireless Communication Systems // Proceedings of the 16th International Conference on Application-Specific Systems, Architecture and Processors. IEEE. 2005.
  13. Bayoumi M.A. VLSI architectures for DSP applications: current trends // Circuits and Systems. 1992. Proceedings of the 35th Midwest Symposium on. 9-12 Aug 1992. V. 1. Р. 150,153.
  14. Jeong H., Sug H., Myung H., Seung K. Novel DSP Architecure for OFDM Modem Systems // School of Electrical and Computer Engineering. Ajou University. IEEE. 2003.
  15. Sachin B., Nikhil N. A Novel High Speed FPGA Architecture for FIR Filter Design // International Journal of Reconfigure and Embedded Systems. March 2012. V. 1. № 1. Р. 1-10.