350 руб
Журнал «Нейрокомпьютеры: разработка, применение» №3 за 2011 г.
Статья в номере:
Эмпирическая оценка вычислительной устойчивости и отказоустойчивости бортовых вычислителей стереоскопических навигационных систем
Авторы:
Г. М. Алакоз - д. т. н., проф. кафедры электронной автоматики, почетный профессор ВВИА им. Н. Е.Жуковского, академик Международной академии наук И. Н. Белоглазов - д. т. н., проф. кафедры электронной автоматики, почетный профессор ВВИА им. Н. Е. Жу-ковского, академик РАЕН М. М. Коллеганов - программист, аспирант Высшей школы экономики Р. В. Светлов - программист, консультант по внедрению бизнес-приложений (MS Dynamics AX) в «MrDOORS»
Аннотация:
Проведена эмпирическая оценка вычислительной устойчивости и отказоустойчивости многопроцессорных бортовых вычислителей RISC- и бит-потоковой архитектур, ориентированных на решение задач стереоскопических навигационных систем. Показано, что требуемая производительность и вычислительная устойчивость достижимы в обеих архитектурах, но по отказоустойчивости бит-потоковая архитектура имеет явные преимущества, что наиболее актуально для космических летательных аппаратов, срок службы которых по экономическим соображениям должен превосходить более чем на порядок время наработки на один отказ комплектующих СБИС.
Страницы: 34-46
Список источников
  1. Программа JSF и ее влияние на авионику боевых самолетов 5-го поколения. Аналитический обзор. М.: НИЦ ГосНИИАС. 2000.
  2. Белоглазов И. Н. Синтез алгоритмов стереоскопической системы навигации, наведения и дистанционного зондирования местности // Теория систем управления: Изв. РАН. 2009. № 5.
  3. Алакоз Г. М., Вольперт Л. А.,Страутманис Г. Ф. Принципы MIMD-бит-потоковой организации вычислений // Автоматика и вычислительная техника. 1997. № 2.
  4. Алакоз Г. М., Попов А. А.MIMD-бит-потоковые технологии для отказоустойчивых сверхпараллельных субпроцессорных трактов бортовых вычислительных систем // Авиакосмическое приборостроение. 2007. № 10.
  5. JSF: Integrated Avionics Par Excellence. http://www.aviationtoday.com 
  6. JSF (F-35) Joint Strike Fighter, USA. http://www.naval-technology.com
  7. F-35. http://www.thaitechnics.com
  8. Motorola - PowerPC G4 (7400, 7410, 7450, 7451, 7445, 7455, 7457, 7470, G4Max, G4e, G4+). http://www.geek.com
  9. Воеводин В. В. Математические модели и методы в параллельных процессах. М.: Наука. 1986.
  10. Фейлмейер М. Параллельные численные алгоритмы. //Системы параллельной обработки: Пер. с англ. / под ред. Д. Ивенса. М.: Мир. 1985.
  11. Панкратьев Е. В. Элементы компьютерной алгебры. М.: МГУ им. М. В. Ломоносова и Интернет-университета информационных технологий (при поддержке Microsoft). 2007.
  12. Алакоз Г. М., Светлов Р. В. Машина Тьюринга как ассоциативная нейро-ЭВМ // Нейрокомпьютеры: разработка и применение. 2009. № 5.
  13. Кун С. Матричные процессоры на СБИС: Пер. с англ. М.: Мир. 1991.
  14. Корен И., Прадхан Д. К.Избыточность как средство повышения надежности и выхода годных мультипроцессорных систем с интеграцией на уровне кристалла и пластины // ТИИЭР. 1986. Т. 74. № 5.
  15. Мур У. Р. Обзор методов обеспечения отказоустойчивости, повышающих выход годных интегральных схем // ТИИЭР. 1986. Т. 74. № 5.
  16. Харченко В. С., Литвиненко В. Г., Мельников В. А. Методы повышения отказоустойчивости СБИС бортовых цифровых вычислительных комплексов // Зарубежная радиоэлектроника. 1990. № 12.
  17. Milton, D., Dhingra, S., and Stroud, C. E., Embedded Processor Based Built-In Self-Test and Diagnosis of Logic and Memory Resources in FPGAs // Proc. International Conf. on Embedded Systems and Applications, 2006.