350 руб
Журнал «Информационно-измерительные и управляющие системы» №5 за 2014 г.
Статья в номере:
Структурная схема настраиваемого мультипроцессора
Авторы:
Е. А. Титенко - к.т.н., доцент, кафедра «Информационные системы и технологии», Юго-Западный государственный университет (г. Курск). E-mail: johntit@mail.ru Т. А. Мирталибов - д.т.н., профессор, кафедра «Информационные системы и технологии», Юго-Западный государственный университет (г. Курск) О. И. Атакищев - д.т.н., профессор, кафедра «Программное обеспечение вычислительной техники», Юго-Западный государственный университет (г. Курск) А. И. Пыхтин - к.т.н., начальник отдела методического и информационно-технического обеспечения работы Приемной комиссии, Юго-Западный государственный университет (г. Курск). E-mail: swsu.ee@gmail.com
Аннотация:
Определены необходимые и достаточные условия для аппаратной поддержки задач обработки символьной информации с ветвящимися процессами. Разработана модульная схема процессора, включающая однородные блоки поиска, модификации данных и реконфигурации связей. Показано, что наибольший интерес представляет решающая матрица вычислительных устройств, реконфигурируемых по связям под определенный тип параллелизма потока данных. Выполнен синтез структуры настраиваемого мультипроцессора, а также важнейших блоков и функциональных узлов, аппаратно поддерживающих базовые символьные операции поиск по образцу, подстановка, объединение слов, пересечение слов и другие.
Страницы: 63-69
Список источников

  1. Дмитренко Н. Н., Каляев И. А., Левин И. И. Семейство многопроцессорных вычислительных систем с динамически перестраиваемой структурой // Вестник компьютерных и информационных технологий. 2009. № 6. С. 2-8.
  2. Палагин А. В., Опанасенко В. Н., Сахарин В. Г., Цифровые устройства на базе программируемых логических интегральных схем типа FPGA // Электронное моделирование. 2002. Т. 324 № 2. С. 21-33.
  3. Каляев А. В, Левин И. И. Модульно-наращиваемые многопроцессорные системы со структурно-процедурной организацией вычислений. М.: Янус-К. 2003. 380 с.
  4. Бурцев В. С. Параллелизм вычислительных процессов и развитие архитектуры суперЭВМ: сб. статей / сост. В.П. Торчигин, Ю.Н. Никольская, Ю.В., Никитин. М.: ТОРУС ПРЕСС. 2006. 416 с.
  5. Эйсымонт Л. DARPAUHPC - дорога с экзафлопсам // Открытые системы. 2010. № 9. С. 12-15.
  6. Воеводин В. В. Воеводин Вл. В. Параллельные вычисления // СПб.: БХВ-Петербург. 2002. 608 с.
  7. Корнеев В. В. Вычислительные системы. М.: Гелиос АРВ. 2004. 512 с.